嵌入式培训

深圳报名热线:4008699035
上海报名热线:021-51875830
北京报名热线:010-51292078
南京报名热线:4008699035
武汉报名热线:027-50767718
成都报名热线:4008699035

广州报名热线:4008699035
西安报名热线:029-86699670


3G通信 企业培训 研发与生产脱产就业培训基地
嵌入式Linux就业班马上开课了 详情点击这儿
 
  首 页   手机阅读模式   课程介绍   培训报名  企业培训   付款方式   讲师介绍   学员评价  关于我们  承接项目 开发板商城  联系我们 
嵌入式协处理器--DSP
嵌入式协处理器--FPGA
FPGA项目实战系列课程----
嵌入式OS--4G手机操作系统
手机/网络/动漫游戏开发
嵌入式OS-Linux
嵌入式CPU--ARM
嵌入式OS--WinCE
单片机培训
嵌入式硬件设计
嵌入式OS--VxWorks
PowerPC嵌入式系统
PLC编程/变频器/数控/人机界面 
开发语言/数据库/软硬件测试
科技英语口语、听力强化
友情连接
WEB在线客服
南京WEB在线客服
武汉WEB在线客服
西安WEB在线客服
广州WEB在线客服
点击这里给我发消息  
QQ客服一
点击这里给我发消息  
QQ客服二
点击这里给我发消息
QQ客服三
  双休日、节假日及晚上可致电值班电话:021-51875830 值班手机:15921673576/13918613812

值班QQ:
点击这里给我发消息

值班网页在线客服,点击交谈:
 
网页在线客服

 

  FPGA项目实战系列课程--(系列六)FPGA数字信号处理设计

   班级规模及环境--热线:4008699035 手机:15921673576/13918613812( 微信同号)
       坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。
   课程目标
  针对Altera的数字信号处理解决方案进行培训了解基于FPGA的数字信号处理系统体系结构及系统开发流程,掌握基于FPGA的数字信号处理算法设计及调试验证技术
   上课时间和上课地点
             上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
             近开课时间(周末班/连续班/晚班):FPGA数字开班时间:即将开课,详情请咨询客服。..(欢迎您垂询,视教育质量为生命!)
   实验设备和授课方式
     ◆课时:共5天,36个学时

        
        ☆注重质量
        ☆边讲边练

        ☆合格学员免费推荐工作

        
        专注高端培训17年,曙海提供的课程得到本行业的广泛认可,学员的能力
        得到大家的认同,受到用人单位的广泛赞誉。

        ★实验设备请点击这儿查看★
   新优惠
       ◆在读学生凭学生证,可优惠500元。
   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后免费提供半年的技术支持,充分保证培训后出效果;
        3、培训合格学员可享受免费推荐就业机会。

   课程大纲
第一阶段
    第一阶段首先介绍数字信号处理的基本概念,其次对数字信号处理的两种解决方案进行分析和对比,重点讲述常用数字信号处理模块的FPGA实现,通过硬件描述语言对这些模块的描述和验证,帮助学员加深对算法硬件实现的认识。通过对Matlab和Simulink使用方法的简要介绍,帮助学员掌握重要的数字信号处理工具的使用方法。后对[Altera]的数字运算IP核进行介绍及实践。
1. 数字信号处理基本概念
   1.1 信号的表示与数字化
   1.2 数的表示
   1.3 采样原理
   1.4 傅里叶变换
   1.5 滤波器
   【AD接口专题:AD与FPGA接口】
2. 数字信号处理解决方案及设计流程
   2.1 传统的DSP处理器解决方案
   2.2 基于FPGA的解决方案
   2.3 基于FPGA+DSP解决方案
   【DSP接口专题:TI DSP与FPGA接口】
   【高速互联专题:FPGA中的SERDES】

3. 常用数字信号处理模块的FPGA实现
   3.1 加减乘除的FPGA实现
   3.2 DDS的FPGA实现
   3.3 FFT的FPGA实现
   3.4 Cordic的FPGA实现
   3.5 滤波器的FPGA实现
【实验】
1. Matlab与Simulink工具箱使用实践
   1.1 Matlab基础
   1.2 M文件:脚本与函数
   1.3 Simulink基础
   1.4 Simulink建模
2. [Altera]中典型数字信号处理IP使用实践
   2.1 滤波器IP核:FIR
   2.2 变换IP核:FFT
   2.3 调制IP核:DDS
   2.4 编码IP核:CORDIC,8b/10b
第二阶段
    
在第二阶段,重点介绍[Altera DSP Builder]的相关内容,包括设计流程、常用IP模块介绍及使用方法,在Simulink中搭建层次化的算法结构。讲解利用ModelSim进行协同仿真的方法,利用[SignalTap] 进行软硬件协调测试手段
1. [Altera]的DSP解决方案及设计流程
2. [Altera]FPGA的DSP资源
3. [DSP Builder]常用IP核
4. [DSP Builder]仿真
5. [DSP Builder]的软硬件协调测试
   【通信中的数字信号处理专题】
   【多媒体信号处理专题】
【实验】
1. [DSP Builder]工具箱使用方法
   1.1 构建第一个[DSP Builder]系统
   1.2 层次化设计及系统构建方法
   1.3 常用IP模块及设计要点
2. 仿真及调试实践
   2.1 DDS信号源设计与Modelsim仿真
   2.2 [SignalTap]调试实践
   2.3 [DSP Builder 与Quartus II]的接口
   【DSP专题】开发流程、工具链、操作实践
 
版 权 所 有:上海 曙 海 信 息 网 络 科 技 有 限 公 司 copyright 2000----2012

*双休日、节假日及晚上可致电:
值 班 电 话:021-51875830
*值 班 手 机:15921673576/13918613812


备案号:沪ICP备08026168号

.(2013年01月01日)..................................................................